# Progetto finale di Reti Logiche

Prof. Fornaciari, Prof. Palermo e Prof. Salice

(AGGIORNATO AL 7 Novembre 2019)

#### Descrizione generale

La specifica della Prova finale (Progetto di Reti Logiche) 2019 è ispirata al metodo di codifica a bassa dissipazione di potenza denominato "Working Zone"<sup>1</sup>.

Il metodo di codifica Working Zone è un metodo pensato per il Bus Indirizzi che si usa per trasformare il valore di un indirizzo quando questo viene trasmesso, se appartiene a certi intervalli (detti appunto working-zone). Una working-zone è definita come un intervallo di indirizzi di dimensione fissa (Dwz) che parte da un indirizzo base. All'interno dello schema di codifica possono esistere multiple working-zone (Nwz).

Lo schema modificato di codifica da implementare è il seguente:

- se l'indirizzo da trasmettere (ADDR) non appartiene a nessuna Working Zone, esso viene trasmesso così come è, e un bit addizionale rispetto ai bit di indirizzamento (WZ\_BIT) viene messo a 0. In pratica dato ADDR, verrà trasmesso WZ\_BIT=0 concatenato ad ADDR (WZ\_BIT & ADDR, dove & è il simbolo di concatenazione);
- se l'indirizzo da trasmettere (ADDR) appartiene ad una Working Zone, il bit addizionale
   WZ\_BIT è posto a 1, mentre i bit di indirizzo vengono divisi in 2 sotto campi rappresentanti:
  - Il numero della working-zone al quale l'indirizzo appartiene WZ\_NUM, che sarà codificato in binario
  - L'offset rispetto all'indirizzo di base della working zone WZ\_OFFSET, codificato come one-hot (cioè il valore da rappresentare è equivalente all'unico bit a 1 della codifica).

In pratica dato ADDR, verrà trasmesso WZ\_BIT=1 concatenato ad WZ\_NUM e WZ\_OFFSET ( WZ\_BIT & WZ\_NUM & WZ\_OFFSET, dove & è il simbolo di concatenazione)

Nella versione da implementare il numero di bit da considerare per l'indirizzo da codificare è 7. Il che definisce come indirizzi validi quelli da 0 a 127. Il numero di working-zone è 8 (Nwz=8) mentre la dimensione della working-zone è 4 indirizzi incluso quello base (Dwz=4). Questo comporta che l'indirizzo codificato sarà composto da 8 bit: 1 bit per WZ\_BIT + 7 bit per ADDR, oppure 1 bit per WZ\_BIT, 3 bit per codificare in binario a quale tra le 8 working zone l'indirizzo appartiene, e 4 bit per codificare one hot il valore dell'offset di ADDR rispetto all'indirizzo base.

Il modulo da implementare leggerà l'indirizzo da codificare e gli 8 indirizzi base delle workingzone e dovrà produrre l'indirizzo opportunamente codificato.

#### Dati

I dati ciascuno di dimensione 8 bit sono memorizzati in una memoria con indirizzamento al

<sup>&</sup>lt;sup>1</sup> Per chi fosse interessato l'articolo originale è il seguente: E. Musoll, T. Lang and J. Cortadella, "Working-zone encoding for reducing the energy in microprocessor address buses," in *IEEE Transactions on Very Large Scale Integration (VLSI) Systems*, vol. 6, no. 4, pp. 568-572, Dec. 1998.

Byte partendo dalla posizione 0. Anche l'indirizzo che è da specifica di 7 bit viene memorizzato su 8 bit. Il valore dell'ottavo bit sarà sempre zero.

- Le posizioni in memoria da 0 a 7 sono usati per memorizzare gli otto indirizzi base delle working-zone:
  - 0 Indirizzo Base WZ 0
  - 1 Indirizzo Base WZ 1
  - ...
  - 7 Indirizzo Base WZ 7
- La posizione in memoria 8 avrà al suo interno il valore (indirizzo) da codificare (ADDR);
- La posizione in memoria 9 è quella che deve essere usata per scrivere, alla fine, il valore codificato secondo le regole precedenti.

### Note ulteriori sulla specifica

- 1. Nella codifica 1 hot si consideri il bit 0 come il meno significativo. In pratica:
  - WZ OFFSET = 0 è codificato one hot come 0001;
  - WZ\_OFFSET = 1 è codificato one hot come 0010;
  - WZ\_OFFSET = 2 è codificato one hot come 0100;
  - WZ\_OFFSET = 3 è codificato one hot come 1000;
- 2. Riprendendo ancora la specifica, il valore codificato sarà così composto:
  - Bit 7: valore del singolo bit di WZ\_BIT;
  - Bit 6-4: valore codificato binario di WZ NUM;
  - Bit 3-0: valore codificato one-hot di WZ OFFSET
- 3. Se serve, si consideri che gli indirizzi base delle working-zone non cambieranno mai all'interno della stessa esecuzione;
- 4. Il modulo partirà nella elaborazione quando un segnale START in ingresso verrà portato a 1. Il segnale di START rimarrà alto fino a che il segnale di DONE non verrà portato alto; Al termine della computazione (e una volta scritto il risultato in memoria), il modulo da progettare deve alzare (portare a 1) il segnale DONE che notifica la fine dell'elaborazione. Il segnale DONE deve rimanere alto fino a che il segnale di START non è riportato a 0. Un nuovo segnale start non può essere dato fin tanto che DONE non è stato riportato a zero. Se a questo punto viene rialzato il segnale di START, il modulo dovrà ripartire con la fase di codifica.

#### **ESEMPIO:**

La seguente sequenza di numeri mostra un esempio del contenuto della memoria al termine di una elaborazione. I valori che qui sono rappresentati in decimale, sono memorizzati in memoria con l'equivalente codifica binaria su 8 bit senza segno.

CASO 1 CON VALORE NON PRESENTE IN NESSUNA WORKING-ZONE

| Indirizzo Memoria | Valore | Commento                           |  |  |  |
|-------------------|--------|------------------------------------|--|--|--|
| 0                 | 4      | // Indirizzo Base WZ 0             |  |  |  |
| 1                 | 13     | // Indirizzo Base WZ 1             |  |  |  |
| 2                 | 22     | // Indirizzo Base WZ 2             |  |  |  |
| 3                 | 31     | // Indirizzo Base WZ 3             |  |  |  |
| 4                 | 37     | // Indirizzo Base WZ 4             |  |  |  |
| 5                 | 45     | // Indirizzo Base WZ 5             |  |  |  |
| 6                 | 77     | // Indirizzo Base WZ 6             |  |  |  |
| 7                 | 91     | // Indirizzo Base WZ 7             |  |  |  |
| 8                 | 42     | // ADDR da codificare              |  |  |  |
| 9                 | 42     | // Valore codificato con in OUTPUT |  |  |  |

## CASO 2 CON VALORE PRESENTE IN UNA WORKING-ZONE

| Indirizzo Memoria | Valore | Commento                                            |
|-------------------|--------|-----------------------------------------------------|
| 0                 | 4      | // Indirizzo Base WZ 0                              |
| 1                 | 13     | // Indirizzo Base WZ 1                              |
| 2                 | 22     | // Indirizzo Base WZ 2                              |
| 3                 | 31     | // Indirizzo Base WZ 3                              |
| 4                 | 37     | // Indirizzo Base WZ 4                              |
| 5                 | 45     | // Indirizzo Base WZ 5                              |
| 6                 | 77     | // Indirizzo Base WZ 6                              |
| 7                 | 91     | // Indirizzo Base WZ 7                              |
| 8                 | 33     | // ADDR da codificare                               |
| 9                 | 180    | // Valore codificato con in OUTPUT (1 - 011 - 0100) |

| Inter                                                                                                                                  | faccia        |           |               | del       |              |          |             | Componente                       |  |  |  |  |
|----------------------------------------------------------------------------------------------------------------------------------------|---------------|-----------|---------------|-----------|--------------|----------|-------------|----------------------------------|--|--|--|--|
| II                                                                                                                                     | componente    | da        | descrivere    | deve      | avere        | la       | seguente    | interfaccia.                     |  |  |  |  |
|                                                                                                                                        |               |           |               |           |              |          |             |                                  |  |  |  |  |
| entity project_reti_logiche is                                                                                                         |               |           |               |           |              |          |             |                                  |  |  |  |  |
|                                                                                                                                        | port .        | 1 1       |               |           |              |          |             | (                                |  |  |  |  |
|                                                                                                                                        | i_c           |           | :             |           | in           |          |             | std_logic;                       |  |  |  |  |
|                                                                                                                                        | _             | tart<br>  | :             |           | in           |          |             | std_logic;                       |  |  |  |  |
|                                                                                                                                        | i_r           |           | •             | 4         | in           |          | a+ a m / 7  | std_logic;                       |  |  |  |  |
|                                                                                                                                        | i_d           |           | •             | in        | std_log      | _        |             | downto 0);                       |  |  |  |  |
|                                                                                                                                        | _             | ddress    |               | out       | std_logic    |          | .01 (13     | downto 0);                       |  |  |  |  |
|                                                                                                                                        | o_d           |           | •             |           | out<br>out   |          |             | <pre>std_logic; std logic;</pre> |  |  |  |  |
|                                                                                                                                        | o_e:<br>o w   |           | •             |           | out          |          |             | std_logic;                       |  |  |  |  |
|                                                                                                                                        | o_w           |           | :             | out       | std_logic    |          | or (7       | downto 0)                        |  |  |  |  |
|                                                                                                                                        | );            | aca       | •             | out       | sta_rogic    |          | JI (7       | downed 0)                        |  |  |  |  |
| end                                                                                                                                    | , ,           |           |               |           |              | 1        | nroject :   | reti logiche;                    |  |  |  |  |
| CIIG                                                                                                                                   |               |           |               |           |              | 1        | <u> </u>    |                                  |  |  |  |  |
| In                                                                                                                                     |               |           |               |           |              |          |             | particolare:                     |  |  |  |  |
| •                                                                                                                                      | i clk è       | il segna  | ale di CL     | .OCK ir   | ingroce      |          | nerato da   | •                                |  |  |  |  |
|                                                                                                                                        | _             | 9         |               |           | •            | •        |             | •                                |  |  |  |  |
| •                                                                                                                                      | i_start è     |           | J             |           | •            | nerato   |             | Test Bench;                      |  |  |  |  |
| •                                                                                                                                      |               | gnale di  | RESET che     |           | a la maccr   | iina pro | onta per r  | icevere il primo                 |  |  |  |  |
| segn                                                                                                                                   |               |           |               | di        |              |          |             | START;                           |  |  |  |  |
| •                                                                                                                                      | i_data è il : | segnale ( | vettore) che  | arriva da | alla memori  | ia in se | eguito ad   | una richiesta di                 |  |  |  |  |
| lettur                                                                                                                                 | a;            |           |               |           |              |          |             |                                  |  |  |  |  |
| •                                                                                                                                      | o_address     | è il seg  | nale (vettor  | e) di us  | cita che n   | nanda    | l'indirizzo | alla memoria;                    |  |  |  |  |
| •                                                                                                                                      | o done è il   | segnale ( | di uscita che | comunic   | a la fine de | ll'elabo | razione e   | il dato di uscita                |  |  |  |  |
| scritt                                                                                                                                 | <del>-</del>  | Ū         |               | in        |              |          |             | memoria;                         |  |  |  |  |
| •                                                                                                                                      |               | egnale di | FNABLE da     | dover m   | andare alla  | memo     | oria per po | ter comunicare                   |  |  |  |  |
| (sia                                                                                                                                   | in            | . J S G   | lettura       |           | che          |          | in          | scrittura);                      |  |  |  |  |
| ·                                                                                                                                      |               | ih alenna |               | ARI E da  |              | الد عادا |             | , ,                              |  |  |  |  |
| • o_we è il segnale di WRITE ENABLE da dover mandare alla memoria (=1) per poter scriverci. Per leggere da memoria esso deve essere 0; |               |           |               |           |              |          |             |                                  |  |  |  |  |
| SCIIV                                                                                                                                  | erci. Per     | iegge     | ere da        | mem       | ona es       | 80       | deve        | essere 0;                        |  |  |  |  |

o\_data è il segnale (vettore) di uscita dal componente verso la memoria.

# APPENDICE: Descrizione Memoria

#### NOTA: La memoria è già istanziata all'interno del Test Bench e non va sintetizzata

La memoria e il suo protocollo può essere estratto dalla seguente descrizione VHDL che fa parte del test bench e che è derivata dalla User guide di VIVADO disponibile al seguente link: https://www.xilinx.com/support/documentation/sw\_manuals/xilinx2017\_3/ug901-vivado-synthesis.pdf

```
template)
     Single-Port
                   Block
                           RAM
                                Write-First
                                               Mode
                                                       (recommended
                                File:
                                                                    rams 02.vhd
library
                                                                           ieee;
                                                      ieee.std logic 1164.all;
use
                                                  ieee.std logic unsigned.all;
use
entity
                                     rams sp wf
port(
  clk
                                           in
                                                                     std logic;
                                                                     std logic;
  we
                                              in
  en
                                              in
                                                                     std logic;
  addr
                     in
                                    std logic vector(15
                                                               downto
                                                                             0);
                                        std logic vector(7
  di
                           in
                                                                downto
                                                                             0);
                                       std logic vector(7
  do
                                                                 downto
                                                                              0)
                              out
);
end
                                                                    rams sp wf;
architecture
                         syn
                                        of
                                                       rams sp wf
type ram type is array (65535 downto 0) of std logic vector(7 downto 0);
signal
                          RAM
                                                 :
                                                                      ram type;
begin
  process(clk)
    begin
    if
              clk'event
                                                                11'
                                and
                                            clk
                                                                            then
                                                         111
      i f
                                                                            then
                       en
        if
                                                          '1'
                                                                            then
                         we
          RAM(conv integer(addr))
                                                                             di;
                                                       <=
          do
                                                                            di;
        else
          do
                                                      RAM(conv integer(addr));
                                <=
        end
                                                                             if;
      end
                                                                             if;
    end
                                                                             if;
  end
                                                                       process;
end
                                                                            syn;
```